Toepassing van D Flip Flop: 73 interessante feiten om te weten

Shift Register met behulp van D-flip flop

Een flip-flop is ook een enkel register dat één bit kan opslaan wanneer een register is ontworpen met meerdere flip-flops, die meer bitgegevens kunnen bevatten. Ten slotte is een schuifregister een soort logisch circuit dat wordt gebruikt om gegevens op te slaan of over te dragen.

Het schuifregister is ontworpen met verschillende aantallen flip-flops, waar gegevens van links naar rechts of van rechts naar links kunnen worden getransporteerd. Het kan parallelle invoer of seriële invoer en seriële uitvoer of parallelle uitvoer hebben. Het schuifregister kan ook worden ontworpen met: D teenslippers ook.

Serieel in Serieel uit Shift Register met behulp van D-flip-flop

In dit type register is de invoer één bit tegelijk serieel en is de uitvoer ook één bit serieel in een seriële reeks.

toepassing van d flip flop
Fig. Serieel in Serieel uit schuifregisterontwerp met D-flip-flop

Elke flip-flop kan één bit tegelijk opslaan, dus voor een 4-bits schuifregister zijn vier flip-flops nodig. Zoals hierboven getoond, worden seriële gegevens via D van de 1e flip-flop toegepast op alle resterende flip-flops. Wanneer een reeks gegevens naar het register wordt gevoerd, wordt elke bit bij elke positieve flank van de klokpuls aan de volgende flip-flop geleverd en bij elke klokpuls gaan de seriële gegevens van de ene flip-flop naar de volgende flip-flop.

2-bits verschuivingsregister met behulp van D-flip-flop

Het volgende diagram is het diagram van een 2-bits schuifregister dat 2-bits gegevens kan opslaan of overbrengen. Waar invoergegevens en uitvoergegevens beide in seriële volgorde staan, is het dus een Serieel in Serieel uit (SISO) schuifregister van twee bits, het proces van het invoeren van gegevens begint met het laagste significante bit van het register, de gegevensinvoer komt het register binnen met elke positieve flank van de klokpuls.

beeld 8
Fig. 2-bits schuifregister met D-flip-flop

Nadelen van SISO:

Parallel In Serial Out Shift Register met D-flip-flop

Hier zijn vier verschillende datalijnen voor het 4-bit schuifregister; elke D-flip-flop heeft zijn eigen ingang. Gegevens worden op parallelle wijze in de respectieve registers ingevoerd. Met elke klokpuls worden de databits hier naar de uitgang Z verschoven en komt de uitgang uit in de seriële reeksvorm. Parallel in Serieel uit (PISO) schuifregister kan van twee soorten gegevensladen zijn: synchroon laden en asynchroon laden. Met dit schuifregister kunnen de gegevens in parallelvorm worden omgezet in de seriële vorm van gegevens.

beeld 9
Fig. Schakelschema van parallel in serieel uit schuifregister.

4-bit Bidirectioneel Shift Register met D-flip-flop

Een 4-bit bidirectioneel schuifregister is een type schuifregister waarin databits naar wens van links naar rechts of van rechts naar links kunnen worden verschoven. Als Rechts/Links hoog is, werkt de schakeling als een rechts schuifregister, en wanneer het laag is, fungeert deze schakeling als een links schuifregister en verschuift de data met elke positieve flank van de klokpuls in dit type register.

beeld 10
Fig. Schema van 4-bit bidirectioneel schuifregister ontworpen met D-flip-flop

4-bit Universal Shift Register met D-flip-flop

Het is een bidirectionele verschuiving register, waar invoer serieel of parallel kan worden ingevoerd en uitvoer ook serieel of parallel kan zijn. Daarom wordt het een universeel schuifregister genoemd. Bovendien kan het worden ontwikkeld met een D-flip-flop, zoals weergegeven in de gegeven figuur van het universele schuifregister.

beeld 12
Fig. Schakelschema van universeel register met d-flip-flop.

8 bit Register D flip-flop

Het 8-bits register kan worden ontworpen met een 8D-flip-flop.

beeld 13
Fig. Schema van 8-bits universeel schuifregister ontworpen met D-flip-flop

D type flip flop Teller:

De teller kan worden ontworpen met een D-flip-flop; het aantal flip-flops hangt af van het aantal te ontwikkelen bittellers. Bovendien kunnen met de d-flip-flop zowel synchrone als asynchrone tellers worden gemaakt.

Tellercircuit D flip-flop

A teller is een groep flip-flops waarvan de toestand verandert met elke toegepaste klokpuls. De teller wordt gebruikt om pulsen te tellen, een golfvorm te vormen, een vereiste reeks te genereren, enz.

Een teller kan een zijn synchrone of asynchrone teller. De rimpelteller is een teller van het asynchrone type. Verschillende toestanden die de teller passeren voordat hij terugkeert naar de begintoestand, worden de modulus van de teller genoemd.

D flip flop omhoog Teller

De teller begint bij de minimale cijferwaarde van een teller volgens het aantal flip-flops dat is gebruikt om de teller te ontwerpen en gaat bij elke klokpuls naar de maximale capaciteit van de teller. Dat is dus een up-counter.

D flip flop omlaag teller

De teller begint bij de maximale waarde van het cijfer volgens het aantal flip-flops dat in de teller wordt gebruikt en gaat naar de minimale cijferwaarde van de teller. Dus dat is beneden de toonbank.

D flip flop asynchrone teller

Bij dit type teller heeft elke flip-flop een andere klokpuls; de uitgang van dit type teller is onafhankelijk van een klokpuls; hier kan de uitgang van een flip-flop als klokpuls naar de volgende flip-flop worden gevoerd.

Rimpelteller met D-flip-flop | Asynchrone D-flip-flopteller

Rimpelteller, of asynchrone teller, is de eenvoudigste vorm van teller, die heel eenvoudig te ontwerpen is en heel weinig hardware vereist. Flip Flop werkt echter niet tegelijkertijd; elke flip-flop werkt op verschillende tijdstippen en elke flip-flop schakelt met een klokpuls. Daarom moet de d-flip-flop, om een ​​rimpelteller van ad-flip-flop te ontwerpen, in een schakeltoestand zijn, zodat deze bij elke klokpuls schakelt.

4-bits binaire rimpelteller met D-flip-flop

beeld 14
Fig. 4-bits rimpelteller ontworpen met D-flip-flops

3-bits D-flip-flop-teller Asynchrone opwaartse teller met behulp van d-flip-flop

 

beeld 15
Fig. 3-bit rimpelteller die kan tegengaan met behulp van D-flip-flop.

2-bits binaire teller met D-flip-flop

beeld 16
Fig. Schema van 2-bits binaire teller ontworpen met D-flip-flop

3-bits asynchrone neerwaartse teller met D-flip-flop

beeld 17
Fig. Diagram van 3-bits asynchrone neerwaartse teller ontworpen met behulp van D-flip-flop

Decenniumteller met D-flip-flop

Een decadeteller is een teller die tot 9 kan tellen, de teller begint bij 0, en bij elke klokpuls telt hij tot negen, en wanneer hij negen bereikt, zet hij zichzelf terug op 0.

beeld 18
Fig. diagram van decade-teller ontworpen met behulp van d flip flop

BCD-teller met D-flip-flop

beeld 19
Fig. Schema van BCD-teller ontworpen met D-flip-flop

Mod 3-teller met D-flip-flop

beeld 20
Fig. Schema van mod 3-teller ontworpen met D-flip-flop

Mod 5 asynchrone teller met D-flip-flop

beeld 21
Fig. Schema van mod 5 asynchrone teller ontworpen met D-flip-flop

Mod 6 asynchrone teller met D-flip-flop

beeld 22
Fig. Schema van mod 6 asynchrone teller ontworpen met d flip-flop

Mod 7-teller met D-flip-flop

beeld 23
Fig. MOD & teller ontworpen met D-flip-flop

Ringteller met D-flip-flop

A bel teller is een synchrone teller, waarbij het aantal een maximale bit is die kan worden geteld, afhankelijk van het aantal flip-flops dat in het circuit wordt gebruikt. Hier werkt elke flip-flop tegelijkertijd; de uitgang van een flip-flop voedt de volgende flip-flop als ingang, waar de uitgang van de laatste flip-flop wordt geleverd aan de eerste flip-flop als ingang.

Twee bit Counter D flip-flop   

beeld 24
Fig. Schema van 2-bits synchrone teller D flip-flop

4-bits ringteller met D-flip-flop | 4-bits binaire synchrone teller met D-flip-flop

beeld 25
Afb. 4-bits ring of synchrone teller ontworpen met D-flip-flop

5-bits ringteller met D-flip-flop

beeld 26
Fig. Schema van 5-bits ringteller ontworpen met D-flip-flop

2-bit Up Down Counter met D-slippers

beeld 27
Fig. Schema van 2-bits up-down-teller ontworpen met D-flip-flop

3-bits synchrone teller met D-flip-flop

beeld 28
Fig. Schema van een 3-bits binaire teller ontworpen met D-flip-flop

3-bit synchrone up-down-teller met D-flip-flop

beeld 29
Fig. Schema van 3-bit synchrone up-down teller ontworpen met D-flip-flop.

4-bit synchrone up-down-teller met D-flip-flop

beeld 30
Fig. Diagram van 4-bits synchrone opwaartse teller ontworpen met D-flip-flop

2-bit synchrone teller met D-flip-flop

beeld 31
Fig. 2-bit synchrone teller ontworpen met D-flip-flop.

4-bits neerwaartse teller met D-flip-flop

beeld 32
Fig. Schema van synchrone neerwaartse teller ontworpen met D-flip-flop

4-bit synchrone up-teller met D-flip-flop

beeld 33
Fig. Schema van synchrone opwaartse teller ontworpen met D-flip-flop

Ontwerp 3-bits synchrone teller met D-flip-flop 

beeld 34
Fig. Schema van 3-bits synchrone teller ontworpen met D-flip-flop

Johnson-teller met D-flip-flop

beeld 35
Fig. Johnson-teller ontworpen met D-flip-flop

Mod 6 synchrone teller met D-flip-flop

beeld 36
Fig. MOD 6-teller met D-flip-flop

Mod 6 synchrone teller met behulp van D-flip-flop waarheidstabel

Q1Q2Q3RESET
0000
0010
0100
0110
1000
1010
1101

Mod 10 synchrone teller met D-flip-flop

beeld 37
Fig. MOD 10 synchrone teller met D-flip-flop

Mod 12 synchrone teller met D-flip-flop

beeld 38
Fig. Mod 12 synchrone teller met D-flip-flop

Mod 8 synchrone teller D flip-flop

beeld 39
Fig. MOD 8 synchrone teller ontworpen met behulp van D-flip-flop

Sequentiegenerator met D-flip-flop

A sequentiegenerator wordt gebruikt om de vereiste reeks als uitvoer te genereren; de outputset kan variëren met de vereisten, en de lengte van de serie is ook erg. Het kan worden ontworpen met tellers om de vereiste uitvoervolgorde te bereiken met behulp van verschillende tellers met verschillende poorten. De sequentiegenerator wordt gebruikt voor codering en controle.

Pseudo Random Sequence Generator met D-flip-flop

De pseudo-ruis volgorde is niet echt willekeurig; het is een periodieke binaire reeks met een te bepalen eindige lengte. De PN-reeksgenerator kan worden ontworpen met een lineair feedback-schuifregister, terwijl in het schuifregister de gegevens met elke klokcyclus van links naar rechts worden verschoven.

beeld 40
Fig. Ontwerp van PN-reeksgenerator met d-flip-flop

Pseudo-ruissequentiegenerator is ontworpen met D-flip-flop en XOR-poort; hier werd het bit met de klok van links naar rechts verschoven, de uitvoer van de 3e D-flip-flop en de uitvoer van de 2e D-flip-flop worden samen XORed en als invoer naar de 1e D-flip-flop gevoerd. De PN-reeks neemt toe met het aantal gebruikte flip-flops.

Double Edge Triggered D-flip-flop

Double Edge of Dual Edge getriggerde D-flip-flop is een type sequentieel circuit dat gegevens kan selecteren uit de positieve en negatieve flank van de klokpuls. Double edge-getriggerde D-flip-flop kan worden ontworpen uit twee D-flip-flops, één is positief. De andere is een door een negatieve flank getriggerde D-flip-flop die is aangesloten op een 2:1 multiplexer, waarbij de klokpuls van de multiplexer fungeert als de selectielijn. De output van de flip-flop met positieve flank D wordt toegevoerd aan de ene invoergegevens en de output van de flip-flop met de negatieve flank wordt toegevoerd aan de andere invoergegevens van de multiplexer.

beeld 41
Fig. Dubbelzijdig getriggerde D-flip-flop ontworpen met MUX en D-flip-flop

Verkeerslichtcontroller met D-flip-flops

Verkeerslichtcontroller kan worden ontworpen met een d-flip-flop, zoals weergegeven in de gegeven afbeelding, Qbar van de 2e D-flip-flop voedt het rode licht. Terwijl Q van de 1e D-flip-flop stroom levert aan het gele licht, krijgt het groene licht stroom wanneer de EN-poort hoog is.

beeld 42
Fig. Schema van verkeerslichtcontroller ontworpen met D-flip-flop

Beide D-flip-flops zijn in toggle-statussen wanneer de klok hoog is, en de flip-flop schakelt wanneer er geen klok is; de flip-flop staat in de wachtstand. De tijdsduur van elk licht kan worden geregeld met de klokfrequentie; voor verschillende vereisten kan de klokpulsfrequentie worden gewijzigd.

Conversie van T-flip-flop naar D-flip-flop

D-flip-flop kan ook worden ontworpen met een T-flip-flop wanneer de uitvoer van de T-flip-flop wordt ingevoerd in een XOR-gated met gegevensinvoer en de uitvoer van de XOR-poort die is aangesloten op de invoer van de T-flip-flop.

beeld 43
Fig. T naar D flip-flop conversie

SR-flip-flop converteren naar D-flip-flop

Gegevens (D) zijn de externe invoer voor de flip-flop, terwijl S en R van SR teenslipper worden uitgedrukt in D, S krijgt gegevensinvoer, terwijl R omgekeerde gegevensinvoer krijgt.

beeld 44
Fig. SR flip-flop naar Conversie D teenslipper

Conversie van D-flip-flop naar JK

 JK teenslipper kan worden ontworpen met een D-flip-flop door een combinatorisch circuit toe te voegen aan de ingang van de D-flip-flop, zoals weergegeven in de gegeven afbeelding.

beeld 45
Fig. D naar JK flip-flop conversie
JKQnQn+1D
00000
00111
01000
01100
10011
10111
11011
11100
Tabel: Conversietabel van D naar JK flip-flop

JK Flip Flop met behulp van D Flip Flop en Multiplexer

JK teenslippers kan worden ontworpen met een advertentie-flip-flop en een multiplexer. Zoals weergegeven in de figuur, wordt de uitgang Q van de d-flip-flop gebruikt als een selectiesignaal van de multiplexer. J en K zijn dus de invoer naar de multiplexer, terwijl J invoer met een inverter naar de multiplexer. De hier gebruikte multiplexer is 2: 1 MUX; de uitvoer van de MUX wordt gebruikt als invoer voor de D-flip-flop als Q de selectielijn van de MUX dienovereenkomstig verandert.

beeld 46
Fig. JK-flip-flop ontworpen met multiplexer en D-flip-flop.

Conversie van D-flip-flop naar T-flip-flop

De D-flip-flop moet schakelen bij elke hoge invoer om de D-flip-flop om te zetten in een T-flip-flop. Dus daarvoor is een XOR-poort verbonden met de D-flip-flop, T zal de externe ingang van de XOR-poort zijn en de uitgang van de D-flip-flop zal de andere ingang van de XOR-poort zijn.

beeld 47
Fig. D naar T flip-flop conversie

T-flip-flop met behulp van D-flip-flop waarheidstabel

DQnQn+1T
0000
0101
1011
1110
Tabel: D naar T flip-flop conversietabel

D-flip-flop naar SR-flip-flop

Een SR-flip-flop kan worden ontworpen met een D-flip-flop naast een combinatorisch circuit, zoals weergegeven in de gegeven afbeelding. Eén OF-poort EN-poort en NIET-poorten worden gebruikt om het extra combinatorische circuit te creëren.

beeld 48
Fig. D naar SR flip-flop conversie

D flip flop tuimelschakelaar

De tuimelschakelaar circuit maakt gebruik van een drukknop; wanneer de eerste druk op de knop plaatsvindt, blijft de uitgang actief en wordt de uitgang op actief of in de aan-stand gehouden totdat de volgende druk op de knop plaatsvindt. Dat wil zeggen, wanneer de knop wordt ingedrukt, schakelt de uitgang, die kan worden ontworpen met een D-flip-flop met een relaisschakelaar. D-flip-flop moet in een toggle-status zijn, die kan worden gemaakt door de Qbar-uitgang van de flip-flop-feedback toe te voegen aan de D-ingang.

Voor- en nadelen van D-flip-flop

voordelen:

nadelen:

D flip-flop IC

IC staat voor an geïntegreerde schakeling, terwijl D-flip-flop IC het geïntegreerde circuit van D-flip-flop betekent. D Flip Flop is in de handel verkrijgbaar in zowel TTL- als CMOS-pakketformaat, waarbij de meest bekende de 74LS74 (D-flip-flop IC) is, een Dual D-flip-flop IC , verschillende IC's van D-flip-flops hebben verschillende IC-nummers, en sommige IC's bevatten acht d-flip-flops, zes d-flip-flops, twee d-flip-flops, enz. Bovendien heeft sommige IC een ingestelde en vooraf ingestelde pin met de flip-flops, sommige IC heeft Q-compliment als pin-uitgang, sommige IC's kunnen edge-triggered D-flip-flops bevatten, enz.

Bestand:7474 flip flop.JPG - Wikimedia Commons
Afb. AD-flip-flop IC 74LS74
Afbeelding tegoed:  Erwin138 at Hebreeuwse Wikipedia

D flip-flop IC-nummer

74HC74, 74LS75, 74HC174, 74HC175, 74HC273, 74HC373, 74HC374A, 74LVC1G79, 74LVC1G74, 74LVC1G175, 74LVC1G80, 74LS74, 7474, CD4013, etc. Dit zijn allemaal verschillende soorten D-flipflops

Enkele D-flip-flop IC

A enkele D teenslipper is beschikbaar op een geïntegreerde schakeling. deze D-flip-flop IC bevat acht pinnen, één voor data-invoer, één voor het kloksignaal, één voor de spanningsbron, één voor aarde, één output, één clear, één preset en één complementaire output Q. Het verbruikt weinig stroom en heeft een hoge ruisimmuniteit en kan in elk pakket worden verpakt omdat het meerdere verpakkingsopties heeft. Deze IC's kunnen worden gebruikt in verschillende toepassingen zoals motoraandrijvingen, telecominfrastructuur, tests en metingen, enz.

Single D flip-flop IC-nummer

74LVC1G79, 74LVC1G74, 74LVC1G175, 74LVC1G80, SN74LVC1G80, NL17SZ74, NLX1G74, Dit zijn enkele IC-nummers die een enkele d-flip-flop bevatten.

Dual D flip-flop IC

Twee D teenslippers zijn beschikbaar in de vorm van een geïntegreerd circuit (IC). deze D-flip-flop-IC heeft 14 pinnen in zijn geïntegreerde schakelingen, met afzonderlijke invoer en uitvoer voor elke d-flip-flop zoals gegevensinvoer, Q-uitvoer en Qbar-uitvoer in de IC. De overige pinnen zijn twee klokpinnen, één voor elke flip-flop, één spanningstoevoerpin, één aardingspin en twee duidelijke pinnen voor beide flip-flops. In de handel verkrijgbare dual D flip flop IC's zijn MC74HC74A, MC74HCT74A, CD4013B, SN54ALS874B, SN74ALS874B, HEF4013, 74LS74, 74AHC74D etc. Deze Dual D flip flop IC's worden gebruikt in verschillende toepassingen zoals vertragingsschakelingen, schuifregister toepassingen, gebouwautomatisering, voeding Opleveren, Telecom Infrastructuur, Testen en Meten, etc.

D-flip flop Pin-configuratie

CLK1, CLK2 -> klokpulsingang

VDD -> Spanningsvoorziening

GND -> Grond

D1, D2 -> Gegevensinvoer

C1, C2 -> Wissen

S1, S2 -> Instellen

Q2, Q1 -> uitgang

Q'1, Q'2-> complementaire output van de flip-flop

beeld 49
Vijg Pin diagram van D-flip-flop IC 4013

Dual D-flip-flop 7474|Dual D-type flip-flop met positieve rand getriggerd

7474 D flip-flop IC heeft twee onafhankelijke D-flip-flops: positieve-rand-trigger-flip-flops; de gegevensinvoer wordt voortgeplant naar de uitvoer Q met de positief gaande flankklokpuls. Insteltijd en houdtijd van de D-flip-flop moeten worden overwogen voor een juiste werking. Reset en Set in dit IC zijn asynchroon, dwz beide veranderen de uitgangswaarde op elk moment zonder rekening te houden met de klokpuls. De IC 7474 heeft een breed werkbereik vanwege het grote spanningsbereik.

D-flip-flop 7474 Pin-diagram

beeld 50
Fig. Pindiagram van D-flip-flop IC 7474 .

D flip flop IC 7474 Theorie

D-flip-flop IC 7474 is een TTL-apparaat. Het heeft data- en klokingangen; deze ingangen worden synchroon genoemd omdat ze in de pas lopen met de klokpuls, terwijl preset en reset de asynchrone ingang zijn. Ze zijn onafhankelijk van de klokpuls. De voorinstelling is hier actief laag, waar de voorinstelling wordt geactiveerd met een lage ingang naar zijn pin, stelt het de flip-flop-uitgang Q in op 1. Het duidelijke signaal is ook actief laag; wanneer de clear-ingang wordt geactiveerd, wordt de uitgang Q van de D-flip-flop op nul gezet. 7474 D flip-flop IC-toepassingen worden gebruikt voor vergrendelingsapparaten, schuifregisters, buffercircuits, bemonsteringscircuits en geheugen- en besturingsregisters.

D flip flop IC 7474 Pin Configuratie

PincodePin BeschrijvingInvoer-/uitvoerpin
11 wissenInvoer
2Gegevens 1Invoer
31 klokInvoer
4Vooringestelde 1Invoer
5Q 1uitgang
6Q'1uitgang
7Grounduitgang
8Q'2uitgang
9Q 2uitgang
10Vooringestelde 2uitgang
112 klokInvoer
12Gegevens 2Invoer
132 wissenInvoer
14SpanningsvoorzieningInvoer
Tabel: pinconfiguratie van 7474 D flip-flop IC.

7474 D flip-flop Circuit

beeld 51
Fig. Schakelschema van 7474 d-flipflop IC.

D-flip-flop IC 74LS74

74LS74 D-flip-flop IC heeft 2 d-flip-flops; hier heeft elke flip-flop verschillende invoer- en uitvoerpinnen; het heeft ook Qbar als uitvoerpin; beide flip-flops zijn onafhankelijk van elkaar. De Flip Flop heeft hier een positieve edge-triggered flip-flop met een ingestelde preset en clear. 74LVC2G80, HEF40312B zijn equivalent IC van 74LS74.

Negatieve rand geactiveerde D flip flop IC 

SN74HCS72-Q1 D flip-flop IC bevat een Dual D-type negatieve rand D-flip-flop, het is heeft een active-low preset en clear pin, en beide zijn asynchroon. Het heeft 14 pinnen, een spanningsbron, twee duidelijke, twee vooraf ingestelde, 2 Q-uitgang, 2 Qbar-uitgang, een aarde, twee klokken, 2 data-ingang. Beide flip-flops zijn onafhankelijk van elkaar. Het wordt gebruikt om schakelaars om te schakelen en kan werken in lawaaierige omgevingen. 

74HC74 Dual D-type teenslipper

74HC74 D flip-flop IC bevat: dubbele positieve edge-triggered D teenslippers en heeft in totaal 14 pinnen. Twee asynchrone reset-pinnen, die laag actief zijn, 2 datapinnen, twee klokpinnen, één aarde, twee uitgangen, twee complementaire uitgangen, twee asynchrone set-pinnen die laag actief zijn en één spanningsbronpen. Het is dus een zeer hoge immuniteit voor ruis.

74LS74 Dual Positive Edge Triggered D teenslippers

74LS74 D-flip-flop IC (Integrated Circuit) bevat twee individualistische positieve edge-triggered D-flip-flops met asynchrone preset en reset-pin. Het heeft 14 pinnen, twee asynchrone reset-foto's, actief laag, 2 datapinnen, twee klokpinnen, één aarde, twee uitgangen, twee complementaire uitgangen, twee asynchrone set-pinnen en één spanningsbronpin.

CD4013 Dual D teenslipper

De CD4013 or 4013 D-flip-flop IC is een geïntegreerd circuit met twee d-flip-flops; in dit IC kunt u 3V tot 15V gebruiken. Sommige ondersteunen ook tot 20V voeding. Er is een andere pin voor gegevensinvoer, set, reset, klok, voor zowel de d-flip-flop in dit IC. En als output, krijg ook Q en Qbar voor beide flip-flops.

Low Power D teenslipper

AD-flip-flop die weinig stroom verbruikt voor gebruik, kan worden ontworpen met: AVL (adoptief spanningsniveau) technieken, TSPC (True enkelfasige klok) methode, of D-flip-flop ontworpen met transmissiepoorten, die is gebaseerd op: SPTL (Statische doorlaattransistorlogica) methode.

Scan D teenslipper

Deze teenslipper heeft gefunctioneerd als een eenvoudige D teenslipper. Daarnaast heeft het een ontwerp voor testbaarheid. Het heeft scan-activering, klok, scan-invoer en gegevens zijn de invoer voor een scan-d-flip-flop, enable-pin van de flip-flop is om te werken als een eenvoudige d-flip-flop of als een scan-flip-flop. Een scan D-flip-flop is een D-flip-flop met een multiplexer toegevoegd aan de ingang waarbij één ingang van de multiplexer fungeert als de invoergegevens (D) naar de D-flip-flop. Dit betekent dat scan D-flip-flop een D-flip-flop is met alternatieve invoerbronnen volgens de vereisten.

TSPC D teenslipper

A echte enkelfasige klok d flip flop is een dynamisch flip-flop-type dat D-flip-flop-bewerkingen met zeer hoge snelheid kan uitvoeren terwijl het een laag stroomverbruik heeft, en het verbruikt ook minder oppervlakte. De TSPC-methode voor het maken van een D-flip-flop veroorzaakt kleine faseruis in het circuit, wat helpt om klokscheeftrekking te elimineren.

Veelgestelde vragen/korte opmerking

Wat is het verschil tussen een ringteller en een Johnson-teller?

Ringteller en Johnson-teller zijn beide synchrone tellers, er is niet veel verschil tussen de kringloop van beide, hier het fundamentele verschil tussen beide teller.

Wat is het verschil tussen een ringteller en een rimpelteller?

De ringteller is een synchrone teller, terwijl de rimpelteller een asynchrone teller is. Het verschil tussen beide tellers wordt hieronder gegeven.

Welke teller is sneller?

De teller kan van het asynchrone of synchrone tellertype zijn. In de synchrone teller ontvangt elke flip-flop tegelijkertijd een klokpuls, terwijl de asynchrone teller elke flip-flop op een ander tijdstip een klokpuls ontvangt.

De synchrone teller is sneller, omdat alle flip-flops in deze teller gelijktijdig werken. Terwijl de snelheid van de teller afhangt van het circuit, het type gebruikte flip-flop, klokpuls, vertragingen, enz.

Wat zijn de soorten schuifregisters?

De indeling van de schuifregisters in vier basistypen:

Welk schuifregister is het snelst?

Er zijn vier verschillende soorten schuifregisters, zoals SISO, SIPO, PISO en PIPO. Na een vergelijking tussen hen allemaal, kwamen we erachter dat.

Parallel in en parallel uit (PIPO) is het snelste schuifregister. Hier zijn alle inputs en outputs in parallelle vorm, en de langzaamste is de Serial in Serial out (SISO), waarbij alle input en output in sequentieel formaat zijn.

Wat is een mod 8-teller?

Mod is de modulus van de teller die het aantal tellertoestanden kan zijn terwijl van minimum naar maximum wordt geteld.

Mod 8-teller is een 3-bits teller met 8 toestanden, dus het wordt mod eight-teller genoemd. Er zijn 8 ingangspulsen nodig om deze teller terug te zetten naar de begintoestand nul.

Wat zijn de toepassing van schuifregister?

Er zijn verschillende toepassingen voor het schuifregister. Hier zijn enkele toepassingen voor schuifregister: